История изменений
Исправление slapin, (текущая версия) :
дык он там такой же битовый как в мипсе. Ну ничем они в этом плане не отличаются, кроме самих инструкций, то есть их кодов. ну разве что количеством регистров, того, что у мипса есть регистр с нулем, того, что инструкция, следующая за переходом в мипсе скорее всего будет выполнена (не уверен - ставь nop :))
Нету у них таких мажорных отличий. MIPS более зрелый, но унаследовал много странного. Но в общем то же самое. Оба статических, оба низкопотребляющих при одних и тех же техпроцессах. Кора MIPS меньше и может быть сделана по более слаюому техпроцессу, более дешевой, если энергопотребление не важно. В Арме переизголялись с разными instruction set в разных режимах именно из-за RISC'овости - не захотели плодить уродцев типа x86. На самом деле MIPS интереснее с Power сравнивать, потому как родственники. И да, Power тоже RISC.
У всех RISC есть один недостаток, он пристутствует у них всех и отсутствует у x86 - малое количество инструкций на мегагерц. Вспомним падение DEC Alpha (AXP). Вот как только в арме победят это недостаток - сразу можно будет сказать все, не RISC. А пока я повода это говорить не вижу.
Исходная версия slapin, :
дык он там такой же битовый как в мипсе. Ну ничем они в этом плане не отличаются, кроме самих инструкций, то есть их кодов. ну разве что количеством регистров, того, что у мипса есть регистр с нулем, того, что инструкция, следующая за переходом в мипсе скорее всего будет выполнена (не уверен - ставь nop :))
Нету у них таких мажорных отличий. MIPS более зрелый, но унаследовал много странного. Но в общем то же самое. Оба статических, оба низкопотребляющих при одних и тех же техпроцессах. Кора MIPS меньше и может быть сделана по более слаюому техпроцессу, более дешевой, если энергопотребление не важно. В Арме переизголялись с разными instruction set в разных режимах именно из-за RISC'овости - не захотели плодить уродцев типа x86. На самом деле MIPS интереснее с Power сравнивать, потому как родственники. И да, Power тоже RISC.
У всех RISC есть один недостаток, он пристутствует у них всех и отсутствует у x86 - малое количество инструкций на мегагерц. Вспомним падение DEC Alpha (AXP). Вот как только в арме победят это недостаток - сразу можно будет сказать все, не RISC. А пока я повода это говорить не вижу.
И если этот нед