История изменений
Исправление steeels, (текущая версия) :
Я с RISC-V плотно начал знакомиться вот с этого дизайна. Такого зверька можно развести даже на обычном FPGA-акселераторе и на нормальных частотах, в чем и прикол.
Про «обычность» фпга, куда влезает такой дизайн от Jan я бы поспорил: он как-то всегда тяготеет к самому хайенду :)[br] К тому же, насколько я помню, он не публиковал сорцы этого дизайна, к сожалению.
Вангую, что оно всё станет очень популярно и востребовано, когда пипл наиграется с нейросетями (систолические перемножители матриц aka тензорные ядра) и поймет, что нужны и другие типы акселераторов
Пипл не понял и, может, не поймет. Зато понимает Латтнер и остальные девелоперы, которые кинулись делать ускорители всего, что только можно: https://youtu.be/4HgShra-KnY
Я с ним согласен, но сейчас архитрудно найти инвестиции, если ты не разрабатываешь yet-another-ai акселератор, увы.
Исходная версия steeels, :
Я с RISC-V плотно начал знакомиться вот с этого дизайна. Такого зверька можно развести даже на обычном FPGA-акселераторе и на нормальных частотах, в чем и прикол. Про «обычность» фпга, куда влезает такой дизайн от Jan я бы поспорил: он как-то всегда тяготеет к самому хайенду :)[br] К тому же, насколько я помню, он не публиковал сорцы этого дизайна, к сожалению.[br]
Вангую, что оно всё станет очень популярно и востребовано, когда пипл наиграется с нейросетями (систолические перемножители матриц aka тензорные ядра) и поймет, что нужны и другие типы акселераторов Пипл не понял и, может, не поймет. Зато понимает Латтнер и остальные девелоперы, которые кинулись делать ускорители всего, что только можно: https://youtu.be/4HgShra-KnY[br] Я с ним согласен, но сейчас архитрудно найти инвестиции, если ты не разрабатываешь yet-another-ai акселератор, увы.